改进的FPGA设计虚拟仪器的工作效率

2012年8月07

国家仪器引入了虚拟仪器FPGA(现场可编程门阵列)的IP Builder插件,它使用Xilinx Vivado高级合成技术来简化设计高性能的现场可编程门阵列(FPGA)算法。

插件的目的是提高生产力,减少手动优化高性能算法的必要性。相反,用户指定功能性行为设计约束和软件自动生成一个硬件实现,以满足需求。

新的附加组件与虚拟仪器和虚拟仪器DSP设计模块紧密集成,这有助于研究人员和系统设计师在射频和电信领域快速创建通信链接和多重速率的数字信号处理(DSP)算法在fpga。
产品功能包括增加必威betFPGA设计抽象提高生产率,改善算法性能和资源利用率,分离的代码和设计约束有助于IP重用,和无缝部署到公司的FPGA与I / O设备和集成。

从国家仪器白皮书建议如何获得更好的系统性能和资源通过虚拟仪器utlisation FPGA IP建设者。

下载白皮书至://m.wzruishun.com/white-papers.aspx?ShopItemID=115


联系信息和档案……

打印这一页|电子邮件这一页