提高了LabVIEW的FPGA设计效率

2012年8月7日

国家仪器公司推出了LabVIEW FPGA(现场可编程门阵列)IP Builder插件,使用Xilinx Vivado高级合成技术简化高性能现场可编程门阵列(FPGA)算法设计。

该插件旨在通过减少对高性能算法的手动优化需求来提高生产率。相反,用户指定功能行为和设计约束,软件自动生成硬件实现来满足需求。

新的附加组件与LabVIEW和LabVIEW DSP设计模块紧密集成,帮助射频和电信领域的研究人员和系统设计师在fpga上快速创建通信链路和多速率数字信号处理(DSP)算法。
产品特性包括增加必威betFPGA设计抽象以提高生产力,改进算法性能和资源利用,分离代码和设计约束促进IP重用,无缝部署到公司的基于FPGA的设备和集成I/O。

国家仪器公司的一份白皮书提供了如何通过LabVIEW FPGA IP Builder获得更好的系统性能和资源利用的建议。

如欲下载该白皮书,请到://m.wzruishun.com/white-papers.aspx?ShopItemID=115


联系方式和档案…

列印本页|通过电子邮件发送此页面